Интересно

Управление на SDRAM управление и време

Управление на SDRAM управление и време


We are searching data for your request:

Forums and discussions:
Manuals and reference books:
Data from registers:
Wait the end of the search in all databases.
Upon completion, a link will appear to access the found materials.


Синхронният DRAM предлага много предимства по отношение на своята скорост и работа. Времето и работата на управляващите сигнали е от ключово значение за безпроблемната работа на тази форма на памет.

За да работи SDRAM правилно, времето за контрол на линията трябва да се обработва правилно за точна работа.

Има естествено проблеми с работата и времето, които са различни от другите форми на паметта.

Работа на контролния сигнал SDRAM

Асинхронната работа на DRAM предизвика много предизвикателства при проектирането, тъй като тя се свързва със синхронна процесорна система. Тези проблеми станаха по-очевидни с увеличаването на скоростта на процесора.

Синхронна динамична памет с произволен достъп, SDRAM работи синхронно, като командите се синхронизират с нарастващия ръб на часовника.

Има различни действия, които паметта може да предприеме. Те се определят от състоянието на командните сигнали във възходящия ръб на часовника.

Има шест контролни сигнала, които се използват за работа с SDRAM.

  • / CAS Адрес на колона Strobe Заедно с / RAS и / WE, тази контролна линия на SDRAM избира една от 8 команди.
  • CKE Clock Enable Когато този сигнал е нисък и след един тактов цикъл, SDRAM се блокира и никакви команди не се интерпретират въпреки състоянието на други линии.

    SDRAM се активира на нарастващия ръб на часовника, след като CKE се повиши.

  • / CS Chip Select Тази линия се използва, когато няколко чипа се използват заедно и дава възможност за избор на определен SDRAM. Когато тази линия е висока, чипът игнорира всички други входове с изключение на CKE.
  • DQM маска за данни Линията DQM се използва за потискане на входно / изходните данни, когато те са високи. За действия за четене, когато линията DQM се твърди високо два цикъла преди цикъл на четене, данните за четене не се извеждат от чипа.

    Има един DQM ред на 8 бита на чип памет x16 или DIMM

  • / RAS Ред Адрес Strobe Редът / RAS е команден бит, който позволява избирането на една от осемте команди, когато е заявена заедно с / CAS и / WE.
  • / НИЕ пишем разрешено Обикновено този ред се използва заедно с / CAS и / RAS, но обикновено разграничава подобни на четене команди.

Има много команди, които могат да бъдат изпратени. Повечето операции включват редица различни команди. Например типична последователност може да включва следните команди:

  1. Активирате: Това изпраща адрес на ред до SDRAM, за да се отвори ред, т.е.страница.
  2. Премахнете избора на команди: Тези команди в рамките на цялостната операция SDRAM отговарят на изискванията за време за паметта.
  3. Четене или писане: Това се изпраща с адреса на колоната. При отворен ред могат да се предприемат няколко команди за четене или запис. Това позволява много по-бърза дейност, тъй като не е необходимо да се отварят или деактивират нови редове.
  4. Предварително зареждане: Необходима е команда за предварително зареждане, за да се затвори ред, преди да може да се отвори нов ред.

SDRAM синхронизиране

SDRAM има значителни предимства пред по-традиционната RAM. Един от начините, по които е успял да постигне това, е да използва времето на системата, за да постигне по-ефективно използване на времето. Следователно SDRAM времето е от голямо значение.

Има редица SDRAM тайминги, които са от голямо значение:

  • CAS латентност: Латентността на CAS е времето между предоставяне на адрес на колона и получаване обратно на съответните данни. За всяка система латентността на CAS се програмира в регистъра на режима на SDRAM и се очаква от контролера DRAM. Той се определя по отношение на определен брой тактови цикли.
  • Прочетете времето на цикъла: Този елемент на SDRAM синхронизиране е времето между последователни операции за четене до отворен ред. Типичните цифри са от порядъка на 5 ns.

Това са основните елементи за управление и синхронизиране, които се използват за работа на SDRAM. Тези контроли и елементите за синхронизация позволяват на SDRAM да се свързва с времето на процесора и по този начин да работи ефективно.


Гледай видеото: Настройка системы управления по требованиям. Автоматизированный подбор времени дискретизации (Може 2022).